A. 译码法在8031单片机的外部扩展三片intel6264芯片组成存储器扩展系统 写出硬件连接图和范围
虽然这道题很简单,但我还是说这道题可以不做,单片机扩展技术早已过时,无论是扩展RAM,还是扩展ROM都是出力不讨好,白白增加成本,IO口 扩展也尽量不要使用。扩来扩去还叫单 片机吗?现在大容量高性能的单片机芯片层出不穷,价格都比你扩充法要便宜。8031是几十年前的东西,现今再谈论它是在考古,虽然和它同系列的8051还在使用,但性能早已发生了翻天覆地的变化 ,哪个学校的教材上再出现8031就是罪人
B. 微机原理地址译码方法
微机原理地址译码方法:
微机原理地址译码有两种方式,一种是单译码方式,或称为字结构方式;另一种是双译码方式,或称为X-Y译码结构。
1、单译码方式
16字×4位的存储器共有64个存储单元,排列成16行×4列的矩阵,每个小方块表示一个存储单元。电路设有4根地址线,可寻址24=16个地址逻辑单元,若把每个字的所有4位看成一个逻辑单元,使每个逻辑单元的4个存储单元具有相同的地址码,译码电路输出的这16根字线刚好可以选择16个逻辑单元。每选中一个地址,对应字线的4位存储单元同时被选中。选中的存储单元将与数据位线连通,即可按照要求实现读或写操作了。
C. 数字电路的一道题目,我不理解!!求高手或者好好人老师帮帮忙解答 一下!!
这个是已经封装好的元器件,你这样的看肯定是看不出来什么的,74LS138是3-8线译码器,内部原理图见附图。看到这图你就可以看清楚究竟是怎么回事了,把输入带进去根据与或非关系很快可以把关系求出来或者直接找他的输入输出状态表,datasheet上面肯定有,不难的,你细心一点就可以了
D. 数电题目求解答
三八译码器
输入为110,十进制为6,译码器输出为01000000。
又是低电平有效,取反得到10111111
E. 译码器基础
初次接触译码器的童鞋可能会问,译码器是什么?
首先,我们需要明确,电脑和人类沟通,需要转换。因为人类对于抽象语言比较擅长,而当前的计算机本质上只能识别0、1二进制串。因此,人类所表达的知识要被电脑接受,需要将其转换编码成二进制数,这一过程可以理解为编码;而人类要理解计算机给我们计算的结果,则需要将结果解释成我们能理解的对象(如七段显示译码器中显示的数据),这一个过程,其实就是译码。
另外,译码器不是客观存在的,是根据我们人类的意志制造的,也就是说译码器长什么样子是由人类决定的。我们现在常见的2-4译码器、3-8译码器等是硬件工程师和研发人员积累多年的经验,抽象出的常用MSI基本元件,为硬件工程师进行电路设计提供基本功能单元。(有点类似于我们学习C语言时,C语言的标准函数库)
常见的译码器包括2-4译码器、3-8译码器,这些都是典型的译码器,常见的2-4译码器,其真值表、逻辑电路功能如下图所示:
2-4译码器的真值表中的功能是人类规定的,更直接点说,是一帮搞硬件研发的人规定,根据这个规定,可以直接写出:
常见的2-4译码器74LS139如下图所示:
74LS139片上有两个2-4译码器,每个译码器上有一个低有效的使能端,四个输出均为低有效。
在简单介绍2-4译码器之后,那么问题来了,如何利用74LS139做一个4-16译码器?显然,4-16译码器对应的功能应该是有4个高有效数据输入端(不包括使能端),16个低有效的输出端,从输出的角度,我们至少需要两个74LS139,那具体怎么做呢?首先,我们给输出进行编号,如下图所示:
在图中,我们对输出端进行了编号。我们希望第一个2-4译码器(从上向下看)的输出对应/Y 0 /Y<sub>3</sub>,第二个译码器的输出对应/Y<sub>4</sub> /Y 7 ,第三个译码器对应/Y 8 /Y<sub>11</sub>,第四个译码器对应/Y<sub>12</sub> /Y 15 。
接下来该如何处理呢?显然,对于每一个2-4译码器,只有两位输入,另外还有两个输入可以控制选择哪一个2-4译码器。假设我们的4-16译码器的输入是I 3 I 2 I 1 I 0 ,其中低两位I 1 I 0 直接接每个2-4译码器的A、B端,则我们可以控制高两位I 3 I 2 的取值,如果我们选择:
(上面这个结果,大家如果不怕麻烦,也可以画出4-16译码器的真值表看)
到这一步,基本上与预想的差不多了,剩下的是实现如何根据高两位来在4个译码器中选择合适的2-4译码器。显然,这又需要一个2-4译码器来实现,因此,最终的4-16译码器如下图所示:
根据这个图,大家可以顺便进行验证,并对这个过程进行总结,包括:思路、一般步骤、低位共享时高位如何控制等等。
童鞋们如有问题,可以直接在上提问,或者我写的地方有错,咱们一起探讨,共同进步!
F. 用八个与非门设计一个2线-4线变量译码器,要求输出低电平有效。画出逻辑图
这个与非门是几个输入的?
好吧,我来简单回答一下。
首先将两个输入端以A1和A2表示,四个输出分别以Y1,Y2,Y3,Y4表示。
那么,我们希望得到如下逻辑
A2 0 1
A1
0 0111 1011
1 1101 1110
0111表示Y1输出低电平,其余高电平,
1011表示Y2输出低电平,其余高电平,以此类推。
对Y1Y2Y3Y4画维诺图可以分别获得其逻辑表达式
Y1=((A1非&A2)非&A1非)非
Y2=(A2&(A1&A2)非)非
Y3=(A1&(A1&A2)非)非
Y4=((A1非&A2)非&A2)非
以上,可获得逻辑图如下
由于化简方式不同,逻辑电路也不同。
我化简结果中不存在A2非这一项,因此,少用了一个与非门。
本题目可通过7个与非门即可搭建。
G. 找高手 !微机原理的几道题
8088 CPU地址总线宽度为20位(A0~A19),6264芯片容量为8K×8位,使用低13位地址信号(A0~A12)作为片内寻址,使用高7位地址信号(A13~A19)作为片选地址译码。根据题目要求,6264芯片所占地址范围写成二进制形式为:
开始地址:0011 0010 0000 0000 0000
结束地址:0011 0011 1111 1111 1111
可以看出,当 A19~A13为 0011 001 时,译码输出应使6264芯片的片选端/CS1有效,满足题目要求的实现方案之一如图
H. 用译码器实现下列逻辑函数,画出连线图Y(ABC)=∑m(1.3.5.7) Y(ABCD)=∑